top - download
⟦59b85fdcc⟧ Wang Wps File
Length: 43677 (0xaa9d)
Types: Wang Wps File
Notes: CPS/TPR/039-SITE 16
Names: »3966A «
Derivation
└─⟦ba3fea8e2⟧ Bits:30006179 8" Wang WCS floppy, CR 0352A
└─ ⟦this⟧ »3966A «
WangText
…07……1f……0b……1f……0f……1f…
…1e……86…1
…02…
…02…
…02…
…02…CPS/TPR/039
…02…OJG/830826…02……02…
FACTORY
ACCEPTANCE
TEST
SPECIFICATION
AND
PROCEDURES,
SITE
16…02……02…CAMPS
3.2.3.2 T̲e̲s̲t̲ ̲P̲r̲o̲c̲e̲d̲u̲r̲e̲ ̲2̲
This testprocedure serves to verify functional capabilities
of PU#2, the associated part of the CU and the connected
TDX#2 system as identified in the VCRI.
3.2.3.2.1 T̲e̲s̲t̲ ̲S̲e̲t̲ ̲U̲p̲
The test is performed via an Operator Console (OC)
which is a printer and keyboard.
The OC is connected to the system as follows:
1. Substitute the leftmost OPTO transceiver in
the rack C Adapter crate with a V24/V28(L/L)
adapter (1 channel), and connect the OC to
the V24 connector on the front panel of the
adaptor.
2. Remove the two V24 cables from J2 and J3 located
on the front panel of the WCA (rear crate of
the Watchdog Processor crate).
3. Connect the two V24 cables.
The OC is now connected to the V24 port on the MIA
in the rear crate of PU#2 (ref. fig. 3.2.3.2.1-1).
Carry out/control the following:
a) OC Set up:
The communication part of the OC is set to:
1) Asynchronous communication
2) 7 bit character length
3) Even parity check/generation
4) 1 stop bit
5) 1200 Baud communication speed
FIGURE 3.2.3.2.1-1
C̲o̲n̲n̲e̲c̲t̲i̲o̲n̲ ̲o̲f̲ ̲t̲h̲e̲ ̲O̲p̲e̲r̲a̲t̲o̲r̲ ̲C̲o̲n̲s̲o̲l̲e̲
b) Switch settings in PU#1 and PU#2 front crate modules:
1) The NRM/MAIN switch on the MAP module front
panel is set to NRM.
2) The EN/DIS switch on the MAP module front panel
is set to EN.
3) The host number switch (S1) on the PU#2 STI
is set to #01 as follows:
S1,4 : CLOSED
S1,3 : CLOSED
S1,2 : CLOSED
S1,1 : OPEN
c) Switch settings in PU#1 and PU#2 rear crate modules:
1) The Baudrate select switches 1-4 (S1) on the
MAP Interface Adapter (MIA) Printed Circuit
Board (PCB) is set to #7 which corresponds
to a transmission speed of 1200 Baud:
Switch 1: OPEN
Switch 2: OPEN
Switch 3: OPEN
Switch 4: CLOSE
2) The RESET switch on the Configuration Control
Adaptor (CCA) front panel is set to RESET.
d) Switch settings in CU front crate modules:
1) Switches on the Channel Unit Control Panel
(CUCP) front panel is set as:
a) The CU Bus A Switch DIS/AUTO is set to
AUTO
b) The CU Bus B switch DIS/AUTO is set to
AUTO
c) The Disk Ctrl. No. 1 switch AAEN/AUTO/BAEN
is set to AUTO
d) The Disk Ctrl. No. 2 switch AAEN/AUTO/BAEN
is set to AUTO
e) The Disk Ctrl. No. 3 switch AAEN/AUTO/BAEN
is set to AUTO
f) The LTU No. 1 switch AAEN/AUTO/BAEN is
set to AUTO
g) The LTU No. 2 switch AAEN/AUTO/BAEN is
set to AUTO
h) The LTU No. 3 switch AAEN/AUTO/BAEN is
set to AUTO
i) The LTU No. 4 switch AAEN/AUTO/BAEN is
set to AUTO
k) The LTU No. 5 switch AAEN/AUTO/BAEN is
set to AUTO
l) The SD.FD.CTRL switch AAEN/AUTO/BAEN is
set to AUTO
e) Switch settings in CU rear crate modules:
1) The RESET switch on the CCA module front panel
is set to RESET
f) Switch settings in TU modules
1) All BSM-Xs:
a) The AUTO/MAN/OFF switch is set to MAN
b) The BUS 1/Bus 2 switch is set to BUS 2.
2) All LTUX-Ss:
a) The CH 1 switch ON/OFF is set to ON
b) The CH 2 switch ON/OFF is set to ON
c) The CH 3 switch ON/OFF is set to ON
d) The CH 4 switch ON/OFF is set to ON
g) N.A.
h) Setting of power switches in Computer racks:
1) Power switch (2) on each Mains switch is set
to OFF.
2) Power switch (2) on the Disk Drive rear panel
is set to "ON"
3) Power switch (1) on the Floppy Disk Drive rear
panel is set to "ON".
4) Power switch (1) on the Watchdog Processor
Unit rear panel is set to "OFF".
5) Power switch (2) in the rear crate of PU#1
is set to "ON"
6) Power switch (2) in the rear crate of the CU
is set to "ON"
7) Power switch (2) in the rear crate of the PU#2
is set to "ON".
8) Power switch (2) in the rear panel of each
80M Fan Unit is set to "ON".
9) Power switch (2) in the rear crate of the Adaptor
Crate is set to "ON"
10) Power switch (1) in the rear panel of the 80S
Fan Unit is set to "ON"
11) Power switch (1) on each CR80M Power supply
(6 front crate mounted modules) is set to "ON".
i) Setting of Power Switche in Line Termination racks:
1) Power Switch (2) on each Mains Switch is set
to "OFF".
2) Power Switch (1) on the rear panel of each
80S Blower Unit is set to "ON".
3) Power Switch (2) in the rear crate of each
TU is set to "ON".
4) Power Switch (1) on each CR80S Power Supply
(1 in the front crate of each TU) is set to
"ON".
k) PU#2 cable interchanges
Interchange the TIA#1 (rear crate, slot 15) TDX connection
and the TIA#2 (rear crate, slot 16) TDX connection.
3.2.3.2.2 T̲e̲s̲t̲ ̲I̲n̲i̲t̲i̲a̲l̲i̲z̲a̲t̲i̲o̲n̲
The testengineers and testwitnesses are in the testroom
and ready to perform and supervise the test.
Power Up the System as follows
a) Power Up all connected terminals i.e. VDUs, MSPs,
OC, PTP/PTR, OCR as applicable.
b) N.A.
c) The power switch (2) on Mains switch no. 1 is set
to "ON" wait 15 secs.
d) The power switch (2) on each of the remaining Mains
Switches is set to "ON".
e) Mount a Disk Pack with the test software in Disk
Drive no. 2, close the lid and push the drive back
in rack B. Activate the WRITE PROTECT pushbutton.
f) Activate "START" push button on Disk Drive No.
2 and wait until the "READY" indicator stays "ON".
g) Insert a scratch Floppy Disk in each of the two
drives in the Floppy Disk drive of rack B, and
close the lids.
3.2.3.2.3 T̲e̲s̲t̲ ̲S̲t̲e̲p̲s̲
The teststeps for testgroup no. 2, testprocedure no.
2 (2/2), are given in the following preceded by a testoverview.
T̲E̲S̲T̲ ̲O̲V̲E̲R̲V̲I̲E̲W̲ T̲E̲S̲T̲ ̲N̲O̲.̲:̲ ̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲C̲a̲p̲a̲b̲i̲l̲i̲t̲i̲e̲s̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲
Test Case/
Reference Action SRS Reference
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲
1. CPU test N/A
2. MAP test N/A
3. RAM test N/A
4. Disk/Floppy Disk N/A
test
5.1 LTU #1 N/A
5.2 LTU #2 N/A
5.3 LTU #3 N/A
5.4 LTU #4 N/A
6. Load Test N/A
7.2 LTUX-S Link 11x-21x N/A
7.3 LTUX-S Link 12x-22x N/A
7.4 LTUX-S Link 13x N/A
7.5 LTUX-S Link 23x N/A
7.6 LTUX-S Link 14x N/A
7.7 LTUX-S Link 24x N/A
7.9 LTUX-S Link 15x N/A
7.10 LTUX-S Link 25x N/A
/Continued....…86…1
…02… …02…
T̲E̲S̲T̲ ̲O̲V̲E̲R̲V̲I̲E̲W̲ T̲E̲S̲T̲ ̲N̲O̲.̲:̲ ̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲C̲a̲p̲a̲b̲i̲l̲i̲t̲i̲e̲s̲ (Continued)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲
Test Case/
Reference Action SRS Reference
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲
7.11 LTUX-S Link 16x N/A
7.12 LTUX-S Link 26x N/A
7.13 LTUX-S Link 17x N/A
7.14 LTUX-S Link 27x N/A
7.15 LTUX-S Link 18x N/A
7.16 LTUX-S Link 28x N/A
7.18 LTUX-S Link 19x N/A
7.19 LTUX-S Link 29x N/A
7.20 LTUX-S Link 1Bx N/A
7.21 LTUX-S Link 2Bx N/A
7.23 LTUX-S Link 1A1 N/A
7.24 LTUX-S Link 2A1 N/A
7.25 LTUX-S TELETYPE TEST N/A
All Power line filtering sec. 3.4.5.1.o
All CPU instruction set sec. 3.4.5.7.a.4
All Hardware addressing sec. 3.4.5.7.a.7
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
1.1 OC Examine printout on OC Refer to Appendix
B sec. 1.1
1.2 OC Boot the CPU test pro-
gram as follows:
Enter from the OC:
BA 1025(CR)
BM 140(CR)
BO 621(CR) Refer to Appendix
B sec. 1.2
1.3 OC Enter from the OC
REPORTLEVEL = 0(CR)
ACTIVATE CPU 0(CR)
ACTIVATE CPU 1(CR)
ACTIVATE CPU 2(CR)
TEST CPU 0 1 2(CR) Refer to Appendix
B section 1.3.
1.4 OC Quit the CPU test by en-
tering from the OC:
QUIT(CR) Refer to Appendix
B section 1.4
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
2.1 OC Boot the MAP test pro-
gram as follows:
Enter from the OC:
BA 1025(CR)
BM 140(CR)
BO 61F(CR) Refer to Appendix
B sec. 2.1
2.2 OC Enter from the OC:
REPORTLEVEL = 0(CR)
TEST ALL(CR) Refer to Appendix
B section 2.2
2.3 OC Quit the MAP test by en-
tering from the OC:
QUIT(CR) Refer to Appendix
B section 1.4
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
3.1 OC Boot the RAM test pro-
gram as follows:
Enter from the OC:
BA 1025(CR)
BM 140(CR)
BO 620(CR) Refer to Appendix
B sec. 3.1
3.2 OC Enter from the OC:
REPORTLEVEL = 0(CR)
TEST ALL(CR) Refer to Appendix
B section 3.2
3.3 OC Quit the RAM test by en-
tering from the OC:
QUIT(CR) Refer to Appendix
B section 3.3
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
3.4 OC Enter from the OC:
IR 1A23(CR)
IR 1A25(CR)
IR 1A26(CR)
IR 1A07(CR)
IR 1A08(CR)
IR 1A0B(CR)
IR 1A0D(CR)
Refer to Appendix
B
section 3.4
3.5 OC Enter from the OC:
ZP(CR) Either:
ZP
Or:
ZP
Parity error(s)
X
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
3.6 OC Enter from the OC:
ZP1(CR) Either:
ZP1
Or:
ZP1
Parity error(s)
X
3.7 OC Enter from the OC:
IR 1823(CR)
IR 1825(CR)
IR 1826(CR)
IR 1807(CR)
IR 1808(CR)
IR 180B(CR)
IR 180D(CR)
Refer to Appendix
B
section 3.5
The steps from 3.4
to 3.7 incl. have reset
possible parity errors
in the CU memories
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
4.1 OC Boot the Disk test-
program as follows:
Enter from the OC:
BA 1025(CR)
BM 140(CR)
BO 634(CR) Refer to Appendix
B
sec. 4.1
4.2 N/A Depress the "START" N/A.
pushbutton on disk
drive #2 and wait un-
til the "START"and
"READY" indicators are
"OFF". Replace the test
software disk pack in
Disk Drive # 2 with a
scratch disk pack.
Push the drive back
into rack B.
Activate the "START"
pushbutton on Drive #2
and wait until the
"READY"indicator stays
"ON". Depress the
WRITE PROTECT push-
button. (WRITE PROTECT
indicator is 'OFF')
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
4.3 OC Activate the Disk test
as follows:
Enter from the OC: Refer to Appendix
B
DO TEST sec. 4.2
(Appendix A, sec. 2.1)
4.4 OC Quit the Disk test
by entering from the OC: Refer to Appendix
B
QUIT(CR) sec. 1.4
4.5 N/A Depress the "START" N/A.
pushbutton on disk
drive #2 and wait un-
til the "START"and
"READY" indicators are
"OFF". Replace the
scratch disk pack in
Disk Drive # 2 with the
test software disk pack.
Push the drive back
into rack B.
Activate the "START"
pushbutton on Drive #2
and wait until the
"READY"indicator stays
"ON". Activate the WRITE
PROTECT pushbutton.
(WRITE PROTECT indicator 'ON')
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
5.1.1 OC Boot the LTU test-
program as follows:
Enter from the OC:
BA 1025(CR)
BM 140(CR) Refer to Appendix
B
BO 635(CR) sec. 5.1
5.1.2 N/A Connect the TEST VDU N/A
to J30 in the V24 fil-
ter box via testcable A.
5.1.3 OC Activate the LTU#1
channel 1 test as follows:
Enter from the OC: Refer to Appendix
B
DO LTU11(CR) sec. 5.2
(Appendix A, sec. 3.1)
5.2.1 N/A Connect the TEST VDU N/A
to J31 in the V24 fil-
ter box via testcable A.
5.2.2 OC Activate the LTU#2
channel 1 test as follows:
Enter from the OC: Refer to Appendix
B
DO LTU21(CR) sec. 5.3
(Appendix A, sec. 3.2)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
5.3.1 N/A Connect the TEST VDU N/A
to J26 in the V24 fil-
ter box via testcable A.
5.3.2 OC Activate the LTU#3
channel 1 test as follows:
Enter from the OC: Refer to Appendix
B
DO LTU31(CR) sec. 5.4
(Appendix A, sec. 3.3)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
…06…1 …02… …02… …02…
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲ ̲N̲O̲.̲:̲ ̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected
Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
5.3.3 N/A Connect the TEST VDU N/A
to J27 in the V24 fil-
ter box via testcable A.
5.3.4 OC Activate the LTU#3
channel 2 test as follows:
Enter from the OC: Refer
to
Appendix
B
DO LTU32(CR) sec.
5.5
(Appendix A, sec. 3.4)
5.4.1 N/A Connect the TEST VDU N/A
to J28 in the V24 fil-
ter box via testcable A. N/A
5.4.2 OC Activate the LTU#4
channel 1 test as follows:
Enter from the OC: Refer
to
Appendix
B
DO LTU41 (CR) sec.
5.6
(Appendix A, sec. 3.5)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
…06…1 …02… …02… …02…
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
5.4.3 N/A Connect the TEST VDU N/A
to J29 in the V24 fil-
ter box via testcable A.
5.4.4 OC Activate the LTU#4
channel 2 test as follows:
Enter from the OC: Refer to Appendix
B
DO LTU42(CR) sec. 5.7
(Appendix A, sec. 3.6)
5.4.5 N/A Remove the test config-
uration from J26, J27, J28
J29, J30, and J31 in the
V24 filter box N/A
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
6.1 N/A Connect a TEST VDU N/A
via testcable A to
J30 (LTU#11) in the
filter box. VDU set-up:
9600 Baud
Echo Mode
6.2 N/A Swop Disk Controllers in N/A
CU pos. 18 and 20
6.3 Push the Master Clear Refer to Appendix
B sec. 1.1
6.3.1 Depress the WRITE PROTECT
push button on Drive#2
(WRITE PROTECT indicator
is 'OFF')
6.4 OC Enter from the OC: OC print out:
IR1A23 (CR) IR1A23
FFFF
ZP ZP
Parity error(s)
X
ZP1 ZP1
Parity error(s)
X
6.5 OC BO 610 Refer to Appendix
B sec. 6.1
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
6.6 OC Enter time and date Refer to Appendix
B sec. 6.2
6.7 OC Enter from the OC
OPEN SYS Refer to Appendix
B
DO CONFIG1 sec. 6.3
6.8 OC Enter from the OC:
PRINTER ̲TASK L:Y
P: a TMS*TERM0(CR) Refer to Appendix
B sec 6.4
6.9 OC Enter from the OC:
PRINT PRI Refer to Appendix
B sec. 6.5
6.10 OC Enter from the OC:
DO HCLF20 Refer to Appendix
B sec. 6.6
6.11 OC To terminate the
test enter
from the OC:
KILL SYS00(CR).
If not terminated the Refer to Appendix
B
test runs app. 1/2 hour. sec. 6.7
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
6.12 OC To terminate the
system s/w enter Refer to Appendix
B
from the OC: sec. 6.8
CLOSE(CR)
6.13 N/A Activate Master Clear Refer to Appendix
B Sec. 1.1
6.14 N/A Swop the Disk Control- N/A lers
in
CU
pos.18
and
20.
6.15 OC Enter from the OC OC print out
IR1A25 IR1A25
FFFF
ZP1 ZP1
Parity error(s)
X
6.16 OC Enter from the OC OC print out
IR1807 IR1807
FFFF
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
6.17 N/A Activate the N/A
WRITE PROTECT push-
button on Drive#2.
(WRITE PROTECT indica-
tor is 'ON')
6.18 N/A Activate Master Clear. Refer to Appendix
B sec. 1.1
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.1 OC Boot the TDX1 test pro-
gram as follows:
BA 1025(CR)
BM 140(CR) Refer to Appendix
B
BO 62F(CR) sec 7.1
7.2 OC Activate the link 11x-21x
LTUX-S test as fol-
lows:
Enter from the OC:
DO OPEN1(CR)
(Appendix A, sec. 4.7a)
DO VDU8(CR)
(Appendix A, sec. 4.1) OC print out
as
DO CLOSE1(CR) specified in
appen-
(Appendix A, sec. 4.7b) dix B, sec. 7.2
7.3 OC Activate the link 12x-22x
LTUX-S test as fol-
lows:
Enter from the OC:
DO OPEN2(CR)
(Appendix A, sec. 4.8a)
DO VDU8(CR)
(Appendix A, sec. 4.1) OC print out
as
DO CLOSE2(CR) specified in
appen-
(Appendix A, sec. 4.8b) dix B, sec. 7.3
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.4 OC Activate the link 13x
LTUX-S test as fol-
lows.
Enter from the OC:
DO OPEN13(CR)
(Appendix A, sec. 4.9a)
DO VDU4(CR)
(Appendix A, sec. 4.2) OC print out
as
DO CLOSE13(CR) specified in
Appen-
(Appendix A, sec. 4.9b) dix B, sec. 7.4
7.5 OC Activate the link 23x
LTUX-S test as fol-
lows.
Enter from the OC:
DO OPEN23(CR)
(Appendix A, sec. 4.11a)
DO VDU4(CR)
(Appendix A, sec. 4.2) OC print out
as
DO CLOSE23(CR) specified in
Appen-
(Appendix A, sec. 4.11b) dix B, sec. 7.5
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.6 OC Activate the link 14x
LTUX-S test as fol-
lows:
Enter from the OC:
DO OPEN14(CR)
(Appendix A, sec. 4.12a)
DO VDU4 (CR)
(Appendix A, sec.4.2)
DO CLOSE14(CR) OC print out
as
(Appendix A, sec. 4.12b) specified in
Appen-
dix B, sec. 7.6
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.7.1 OC Activate the link 24x
LTUX-S test as fol-
lows:
Enter from the OC:
DO OPEN24(CR)
(Appendix A, sec. 4.13a)
DO VDU4 (CR)
(Appendix A, sec. 4.2)
DO CLOSE24(CR) OC print out
as
(Appendix A, sec. 4.13b) specified in
Appen-
dix B, sec. 7.7
7.7.2
Quit the test program
by entering from the
OC: QUIT(CR) Refer to Appendix
A sec. 1.4
7.8 Boot the TDX2 test
program as follows:
BA 1025 (CR)
BM 140 (CR) Refer to Appendix
B
BO 630 sec. 7.8
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.9 OC Activate the link 15x
LTUX-S test as fol-
lows:
Enter from the OC: MSP 15X print
out as
DO OPEN15(CR) specified in
appen-
(Appendix A, sec.4.14a) dix B sec. 8.1
DO MSP (CR)
(Appendix A, sec.4.3) OC print out
as
DO CLOSE15(CR) specified in
Appen-
(Appendix A, sec.4.14b) dix B, sec. 7.9
7.10 OC Activate the link 25x
LTUX-S test as fol-
lows:
Enter from the OC: MSP 15X print
out as
DO OPEN25(CR) specified in
appen-
(Appendix A, sec.4.15a) dix B sec. 8.1
DO MSP(CR)
(Appendix A, sec.4.3) OC print out
as
DO CLOSE25(CR) specified in
Appen-
(Appendix A, sec.4.15b) dix B, sec. 7.10
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.11.1 N/A Power down TU#6 N/A
Connect the 4 test VDUs
to J46-49 in the V24 fil-
ter box via test cables.
Power up TU#6
7.11.2 OC Activate the link 16x
LTUX-S test as fol-
lows:
Enter from the OC: OC print out
as
DO OPEN16(CR) specified in
appen-
(Appendix A, sec.4.16a) dix B sec. 7.11
DO VDU4(CR)
(Appendix A, sec.4.2)
DO CLOSE16(CR)
(Appendix A, sec.4.16b)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.12.1 OC Activate the link 26x
LTUX-S test as fol-
lows:
Enter from the OC: OC print out
as
DO OPEN26(CR) specified in
appen-
(Appendix A, sec.4.17a) dix B sec. 7.12
DO VDU4(CR)
(Appendix A, sec.4.2)
DO CLOSE26(CR)
(Appendix A, sec.4.17b)
7.12.2 N/A Power down TU#6 N/A
Disconnect the 4 test
VDU's from J46-J49 in the
V24 filter box
Power up TU#6
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.13.1 N/A Power down TU#7 N/A
Connect the 4 test VDUs
to J1-4 in the V24 fil-
ter box .
Power up TU#7
7.13.2 OC Activate the link 17x
LTUX-S test as fol-
lows:
Enter from the OC: OC print out
as
DO OPEN17(CR) specified in
appen-
(Appendix A, sec.4.18a) dix B sec. 7.13
DO VDU4(CR)
(Appendix A, sec.4.2)
DO CLOSE17(CR)
(Appendix A, sec.4.18b)
7.14.1 N/A Power down TU#7 N/A
Disconnect the 4 test
VDU's from J1-4 in the
V24 filter box and connect
the 4 test VDU's to
J5-8
Power up TU#7
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.14.2 OC Activate the link 27x
LTUX-S test as fol-
lows:
Enter from the OC: OC print out
as
DO OPEN27(CR) specified in
appen-
(Appendix A, sec.4.19a) dix B sec. 7.14
DO VDU4(CR)
(Appendix A, sec.4.2)
DO CLOSE27(CR)
(Appendix A, sec.4.19b)
7.14.3 N/A Power down TU#7 N/A
Disconnect the 4 test
VDU's from J5-8 in the
V24 filter box
Power up TU#7
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.15.1 N/A Power down TU#8 N/A
Connect the 4 test VDUs
to J9-12 in the V24 fil-
ter box .
Power up TU#8
7.15.2 OC Activate the link 18x
LTUX-S test as fol-
lows:
Enter from the OC: OC print out
as
DO OPEN18(CR) specified in
appen-
(Appendix A, sec.4.20a) dix B sec. 7.15
DO VDU4(CR)
(Appendix A, sec.4.2)
DO CLOSE18(CR)
(Appendix A, sec.4.20b)
7.16.1 N/A Power down TU#8 N/A
Disconnect the 4 test
VDU's from J9-12 in the
V24 filter box and connect
the 4 test VDU's to
J13-16
Power up TU#8
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.16.2 OC Activate the link 28x
LTUX-S test as fol-
lows:
Enter from the OC: OC print out
as
DO OPEN28(CR) specified in
appen-
(Appendix A, sec.4.21a) dix B sec. 7.16
DO VDU4(CR)
(Appendix A, sec.4.2)
DO CLOSE28(CR)
(Appendix A, sec.4.21b)
7.16.3 N/A Power down TU#8 N/A
Disconnect the 4 test
VDU's from J13-J16 in the
V24 filter box
Power up TU#8
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.16.4 OC Quit the TDX2 test by
entering from the OC: Refer to Appendix
B
QUIT(CR) sec. 1.4
7.17 OC Boot the TDX3 test as
follows:
BA 1025(CR)
BM 140(CR) Refer to Appendix
B
BO 631(CR) sec. 7.17
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.18.1 N/A Power down TU#9 N/A
Connect the 4 test VDUs
to J17-20 in the V24 fil-
ter box .
Power up TU#9
7.18.2 OC Activate the link 19x
LTUX-S test as fol-
lows:
Enter from the OC: OC print out
as
DO OPEN19(CR) specified in
appen-
(Appendix A, sec.4.22a) dix B sec. 7.18
DO VDU4(CR)
(Appendix A, sec.4.2)
DO CLOSE19(CR)
(Appendix A, sec.4.22b)
7.19.1 N/A Power down TU#9 N/A
Disconnect the 4 test
VDU's from J17-J20 in the
V24 filter box and connect
the 4 test VDU's to
J21-J24
Power up TU#9
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.19.2 OC Activate the link 29x
LTUX-S test as fol-
lows:
Enter from the OC: OC print out
as
DO OPEN29(CR) specified in
appen-
(Appendix A, sec.4.23a) dix B sec. 7.19
DO VDU4(CR)
(Appendix A, sec.4.2)
DO CLOSE29(CR)
(Appendix A, sec.4.23b)
7.19.3 N/A Power down TU#9 N/A
Disconnect the 4 test
VDU's from J21-J24 in the
V24 filter box
Power up TU#9
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.20 OC Activate the link 1Bx
LTUX-S test as fol-
lows:
Enter from the OC:
DO OPEN1B(CR)
(Appendix A, sec.4.24a)
DO VDU4(CR)
(Appendix A, sec.4.2) OC print out
as
DO CLOSE1B(CR) specified in
Appen-
(Appendix A, sec.4.14b) dix B, sec. 7.20
7.21.1 Power down TU#11
Remove 2 Opto T/R with
Opto cables from ch 1,2
and insert into ch 7,8
Power up TU#11
7.21.2 OC Activate the link 2Bx
LTUX-S test as fol-
lows:
Enter from the OC:
DO OPEN2B(CR)
(Appendix A, sec.4.25a)
DO VDU4(CR)
(Appendix A, sec.4.2) OC print out
as
DO CLOSE2B(CR) specified in
Appen-
(Appendix A, sec.4.25b) dix B, sec. 7.21
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.21.3 Power down TU#11
Remove 2 Opto T/R with
Opto cables from ch 7,8
and replace into ch 1,2
Power up TU#11
7.21.4 OC Quit the TDX3 test by
entering from the OC: Refer to Appendix
B
QUIT(CR) sec. 1.4
7.22 OC Boot the TDX4 test as
follows:
BA 1025(CR)
BM 140(CR) Refer to Appendix
B
BO 632(CR) sec. 7.22
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.23.1 N/A Power down TU#10 N/A
Connect the test VDU to
J32in the V24 filter box
via test cable A.
Test VDU set up:
2400 Baud
even parity check/generation
1 stop bit
7 bit character length
Power up TU#10
7.23.2 OC Activate the Link 1A1
LTUX-S test as follows:
Enter from the OC:
DO OPEN1A1(CR)
(Appendix A, sec.4.37a)
DO OCR(CR)
(Appendix A, sec.4.5) OC print out
as
DO CLOSE1A1(CR) specified in
appen-
(Appendix A, sec.4.37b) dix B, sec.7.23
7.23.3 N/A Power down TU#10 N/A
Disconnect the test VDU
from J32 in the V24 filter
box.
Power up TU#10
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.24.1 N/A Power down TU#10 N/A
Connect the PTP/R to
J25 in the V24 fil-
ter box. Set switch S2
on LTUX-S #2A to:
1: Closed
2: Closed
3: Open
4: Closed
Power up TU#10
7.24.2 OC Activate the link 2A1
LTUX-S test as follows:
Enter from the OC:
DO OPEN2A1(CR)
(Appendix A, sec.4.38a)
DO PTP(CR) A piece of tape
is
(Appendix A, sec.4.4a) punched. Tear
it off and feed
it into the
reader with the
reader switch
load/run in position
load.
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.24.2 OC Enter from the OC:
cont.
DO PTR(CR) The load/run
switch
(Appendix A,sec.4.4b) is set to run.
OC print out
as specified
in app.B.sec.
7.24
DO CLOSE 2A1(CR)
Appendix A,sec.4.38b)
7.24.3 N/A Power down TU#10
Remove PTP/R from
J25.
Power up TU#10
7.24.4 Quit the TDX4 test by
entering from the OC Refer to Appendix
QUIT(CR) B sec. 1.4
7.25 Boot the TDX5 test as
follows:
BA 1025(CR)
BM 140(CR) Refer to Appendix
BO 633(CR) B sec. 7.25
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.26.1 N/A Power down TU#7
Connect the TTY to J1
in the V24 filter box.
Set switch S2 on LTUX-S
#17 to:
1: CLOSED
2: OPEN
3: OPEN
4: OPEN
Power up TU#7 N/A
7.26.2 OC Activate the link 171
LTUX-S test as follows:
Enter from the OC: OC print out
as
DO OPEN171(CR) specified in
appen-
(Appendix A, sec.4.39a) dix B sec. 7.26.
DO TTY(CR) TTY print out
(Appendix A, sec.4.6) as specified
in ap-
DO CLOSE171(CR) pendix B, sec.8.2
(Appendix A,sec.4.39b)
7.26.3 N/A Power down TU#7. Set N/A
switch S2 on LTUX-S
#17 to:
1: CLOSED
2: CLOSED
3: CLOSED
4: CLOSED
Power up to TU#7
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.26.4 OC Quit the TDX test by
entering from the OC: Refer to Appendix
QUIT(CR) B, sec. 1.4
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR