top - download
⟦c00d9ded4⟧ Wang Wps File
Length: 107951 (0x1a5af)
Types: Wang Wps File
Notes: CPS/TPR/041 FAT SITE 3&3A
Names: »3957A «
Derivation
└─⟦45dfde96a⟧ Bits:30006178 8" Wang WCS floppy, CR 0351A
└─ ⟦this⟧ »3957A «
WangText
4…08…4…09…4…0e…4
3…08…3…0e…3…0f…3
3…06…2…0a…2…0e…2…02…2…06…1…0a…1…0f…1 0…09…0…0e…0…02…0…07…/…0b…/…00…/…05….…09….…0c….…01….…06…-…0b…-…00…- ,…08…,…0d…,…01…,…05…+…0a…+…0e…+
*…08…*…0d…*…02…*…05…)…0a…)…0f…) (…0a…(…86…1
…02…
…02…
…02…
…02…CPS/TPR/041
…02…JRD/830822…02……02…
FACTORY
ACCEPTANCE
TEST SPECIFICATION
AND PROCEDURES,
SITE 3
and 3A…02……02…CAMPS
3.2.3.2 T̲e̲s̲t̲ ̲P̲r̲o̲c̲e̲d̲u̲r̲e̲ ̲2̲
This testprocedure serves to verify functional capabilities
of PU#2, the associated part of the CU and the connected
TDX#2 system as identified in the VCRI.
3.2.3.2.1 T̲e̲s̲t̲ ̲S̲e̲t̲ ̲U̲p̲
The test is performed via an Operator Console (OC)
which is a printer and keyboard.
The OC is connected to the system as follows:
1. Substitute the leftmost OPTO transceiver in
the rack C Adapter crate with a V24/V28(L/L)
adapter (1 channel), and connect the OC to
the V24 connector on the front panel of the
adaptor.
2. Remove the two V24 cables from J2 and J3 located
on the front panel of the WCA (rear crate of
the Watchdog Processor crate).
3. Connect the two V24 cables.
The OC is now connected to the V24 port on the MIA
in the rear crate of PU#2 (ref. fig. 3.2.3.2.1-1).
Carry out/control the following:
a) OC Set up:
The communication part of the OC is set to:
1) Asynchronous communication
2) 7 bit character length
3) Even parity check/generation
4) 1 stop bit
5) 1200 Baud communication speed
FIGURE 3.2.3.2.1-1
C̲o̲n̲n̲e̲c̲t̲i̲o̲n̲ ̲o̲f̲ ̲t̲h̲e̲ ̲O̲p̲e̲r̲a̲t̲o̲r̲ ̲C̲o̲n̲s̲o̲l̲e̲
b) Switch settings in PU#1 and PU#2 front crate modules:
1) The NRM/MAIN switch on the MAP module front
panel is set to NRM.
2) The EN/DIS switch on the MAP module front panel
is set to EN.
3) The host number switch (S1) on the PU#2 STI
is set to #01 as follows:
S1,4 : CLOSED
S1,3 : CLOSED
S1,2 : CLOSED
S1,1 : OPEN
c) Switch settings in PU#1 and PU#2 rear crate modules:
1) The Baudrate select switches 1-4 (S1) on the
MAP Interface Adapter (MIA) Printed Circuit
Board (PCB) is set to #7 which corresponds
to a transmission speed of 1200 Baud:
Switch 1: OPEN
Switch 2: OPEN
Switch 3: OPEN
Switch 4: CLOSE
2) The RESET switch on the Configuration Control
Adaptor (CCA) front panel is set to RESET.
d) Switch settings in CU front crate modules:
1) Switches on the Channel Unit Control Panel
(CUCP) front panel is set as:
a) The CU Bus A Switch DIS/AUTO is set to
AUTO
b) The CU Bus B switch DIS/AUTO is set to
AUTO
c) The Disk Ctrl. No. 1 switch AAEN/AUTO/BAEN
is set to AUTO
d) The Disk Ctrl. No. 2 switch AAEN/AUTO/BAEN
is set to AUTO
e) The Disk Ctrl. No. 3 switch AAEN/AUTO/BAEN
is set to AUTO
f) The LTU No. 1 switch AAEN/AUTO/BAEN is
set to AUTO
g) The LTU No. 2 switch AAEN/AUTO/BAEN is
set to AUTO
h) The LTU No. 3 switch AAEN/AUTO/BAEN is
set to AUTO
i) The LTU No. 4 switch AAEN/AUTO/BAEN is
set to AUTO
k) The LTU No. 5 switch AAEN/AUTO/BAEN is
set to AUTO
l) The SD.FD.CTRL switch AAEN/AUTO/BAEN is
set to AUTO
e) Switch settings in CU rear crate modules:
1) The RESET switch on the CCA module front panel
is set to RESET
f) Switch settings in TU modules
1) All BSM-Xs:
a) The AUTO/MAN/OFF switch is set to MAN
b) The BUS 1/Bus 2 switch is set to BUS 2.
2) All LTUX-Ss:
a) The CH 1 switch ON/OFF is set to ON
b) The CH 2 switch ON/OFF is set to ON
c) The CH 3 switch ON/OFF is set to ON
d) The CH 4 switch ON/OFF is set to ON
g) Switch settings on frequency stabilizer rack:
1) The input power switch on all three stabilizers
are set to off.
2) The three rotary switches on the By-Pass panel
are all set to the Frequency Stabilizer position.
h) Setting of power switches in Computer racks:
1) Power switch (2) on each Mains switch is set
to OFF.
2) Power switch (2) on the Disk Drive rear panel
is set to "ON"
3) Power switch (1) on the Floppy Disk Drive rear
panel is set to "ON".
4) Power switch (1) on the Watchdog Processor
Unit rear panel is set to "OFF".
5) Power switch (2) in the rear crate of PU#1
is set to "ON"
6) Power switch (2) in the rear crate of the CU
is set to "ON"
7) Power switch (2) in the rear crate of the PU#2
is set to "ON".
8) Power switch (2) in the rear panel of each
80D fan unit is set to "ON".
9) Power switch (2) in the rear crate of the Adaptor
Crate is set to "ON"
10) Power switch (1) in the rear panel of the 80S
Blower Unit is set to "ON"
11) Power switch (1) on each CR80D Power supply
(6 front crate mounted modules) is set to "ON".
i) Setting of Power Switche in Line Termination racks:
1) Power Switch (2) on each Mains Switch is set
to "OFF".
2) Power Switch (1) on the rear panel of each
80S Blower Unit is set to "ON".
3) Power Switch (2) in the rear crate of each
TU is set to "ON".
4) Power Switch (1) on each CR80S Power Supply
(1 in the front crate of each TU) is set to
"ON".
k) PU#2 cable interchanges
Interchange the TIA#1 (rear crate, slot 15) TDX connection
and the TIA#2 (rear crate, slot 16) TDX connection.
3.2.3.2.2 T̲e̲s̲t̲ ̲I̲n̲i̲t̲i̲a̲l̲i̲z̲a̲t̲i̲o̲n̲
The testengineers and testwitnesses are in the testroom
and ready to perform and supervise the test.
Power Up the System as follows
a) Power Up all connected terminals i.e. VDUs, MSPs,
OC, PTP/PTR, OCR as applicable.
b) The input Power Switch on the front panel of each
Frequency Stabilizer is set to "ON".
c) The power switch (2) on Mains switch no. 1 is set
to "ON" wait 15 secs.
d) The power switch (2) on each of the remaining Mains
Switches is set to "ON".
e) Mount a Disk Pack with the test software in Disk
Drive no. 2, close the lid and push the drive back
in rack B. Activate the WRITE PROTECT pushbutton.
f) Activate "START" push button on Disk Drive No.
2 and wait until the "READY" indicator stays "ON".
g) Insert a scratch Floppy Disk in each of the two
drives in the Floppy Disk drive of rack B, and
close the lids.
3.2.3.2.3 T̲e̲s̲t̲ ̲S̲t̲e̲p̲s̲
The teststeps for testgroup no. 2, testprocedure no.
2 (2/2), are given in the following preceded by a testoverview.
T̲E̲S̲T̲ ̲O̲V̲E̲R̲V̲I̲E̲W̲ T̲E̲S̲T̲ ̲N̲O̲.̲:̲ ̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲C̲a̲p̲a̲b̲i̲l̲i̲t̲i̲e̲s̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲
Test Case/
Reference Action SRS Reference
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲
1. CPU test N/A
2. MAP test N/A
3. RAM test N/A
4. Disk/Floppy Disk N/A
test
5.1 LTU #1 N/A
5.2 LTU #2 N/A
5.3 LTU #3 N/A
6. Load Test N/A
7.2 LTUX-S Link 11x-21x N/A
7.3 LTUX-S Link 12x-22x N/A
7.4 LTUX-S Link 13x N/A
7.5 LTUX-S Link 23x N/A
7.6 LTUX-S Link 14x N/A
7.7 LTUX-S Link 24x N/A
7.9 LTUX-S Link 15x N/A
7.10 LTUX-S Link 25x N/A
/Continued....…86…1
…02… …02…
T̲E̲S̲T̲ ̲O̲V̲E̲R̲V̲I̲E̲W̲ T̲E̲S̲T̲ ̲N̲O̲.̲:̲ ̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲C̲a̲p̲a̲b̲i̲l̲i̲t̲i̲e̲s̲ (Continued)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲
Test Case/
Reference Action SRS Reference
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲
7.12 LTUX-S Link 1Bx N/A
7.14 LTUX-S Link 161 N/A
7.15 LTUX-S Link 254 N/A
7.17 LTUX-S Teletype Test N/A
All Power line filtering sec. 3.4.5.1.o
All CPU instruction set sec. 3.4.5.7.a.4
All Hardware addressing sec. 3.4.5.7.a.7
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
1.1 OC Examine printout on OC Refer to Appendix
B sec. 1.1
1.2 OC Boot the CPU test pro-
gram as follows:
Enter from the OC:
BA 1025(CR)
BM 140(CR)
BO 621(CR) Refer to Appendix
B sec. 1.2
1.3 OC Enter from the OC
REPORTLEVEL = 0(CR)
ACTIVATE CPU 0(CR)
ACTIVATE CPU 1(CR)
ACTIVATE CPU 2(CR)
TEST CPU 0 1 2(CR) Refer to Appendix
B section 1.3.
1.4 OC Quit the CPU test by en-
tering from the OC:
QUIT(CR) Refer to Appendix
B section 1.4
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
2.1 OC Boot the MAP test pro-
gram as follows:
Enter from the OC:
BA 1025(CR)
BM 140(CR)
BO 61F(CR) Refer to Appendix
B sec. 2.1
2.2 OC Enter from the OC:
REPORTLEVEL = 0(CR)
TEST ALL(CR) Refer to Appendix
B section 2.2
2.3 OC Quit the MAP test by en-
tering from the OC:
QUIT(CR) Refer to Appendix
B section 1.4
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
3.1 OC Boot the RAM test pro-
gram as follows:
Enter from the OC:
BA 1025(CR)
BM 140(CR)
BO 620(CR) Refer to Appendix
B sec. 3.1
3.2 OC Enter from the OC:
REPORTLEVEL = 0(CR)
TEST ALL(CR) Refer to Appendix
B section 3.2
3.3 OC Quit the RAM test by en-
tering from the OC:
QUIT(CR) Refer to Appendix
B section 3.3
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
3.4 OC Enter from the OC:
IR 1A23(CR)
IR 1A25(CR)
IR 1A26(CR)
IR 1A07(CR)
IR 1A08(CR)
IR 1A0B(CR)
Refer to Appendix
B
section 3.4
3.5 OC Enter from the OC:
ZP(CR) Either:
ZP
Or:
ZP
Parity error(s)
X
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
3.6 OC Enter from the OC:
ZP1(CR) Either:
ZP1
Or:
ZP1
Parity error(s)
X
3.7 OC Enter from the OC:
IR 1823(CR)
IR 1825(CR)
IR 1826(CR)
IR 1807(CR)
IR 1808(CR)
IR 180B(CR)
Refer to Appendix
B
section 3.5
The steps from 3.4
to 3.7 incl. have reset
possible parity errors
in the CU memories
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
4.1 OC Boot the Disk test-
program as follows:
Enter from the OC:
BA 1025(CR)
BM 140(CR)
BO 634(CR) Refer to Appendix
B
sec. 4.1
4.2 N/A Depress the "START" N/A.
pushbutton on disk
drive #2 and wait un-
til the "START"and
"READY" indicators are
"OFF". Replace the test
software disk pack in
Disk Drive # 2 with a
scratch disk pack.
Push the drive back
into rack B.
Activate the "START"
pushbutton on Drive #2
and wait until the
"READY"indicator stays
"ON". Depress the
WRITE PROTECT push-
button. (WRITE PROTECT
indicator is 'OFF')
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
4.3 OC Activate the Disk test
as follows:
Enter from the OC: Refer to Appendix
B
DO TEST sec. 4.2
(Appendix A, sec. 2.1)
4.4 OC Quit the Disk test
by entering from the OC: Refer to Appendix
B
QUIT(CR) sec. 1.4
4.5 N/A Depress the "START" N/A.
pushbutton on disk
drive #2 and wait un-
til the "START"and
"READY" indicators are
"OFF". Replace the
scratch disk pack in
Disk Drive # 2 with the
test software disk pack.
Push the drive back
into rack B.
Activate the "START"
pushbutton on Drive #2
and wait until the
"READY"indicator stays
"ON". Activate the WRITE
PROTECT pushbutton.
(WRITE PROTECT indicator 'ON')
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
5.1.1 OC Boot the LTU test-
program as follows:
Enter from the OC:
BA 1025(CR)
BM 140(CR) Refer to Appendix
B
BO 635(CR) sec. 5.1
5.1.2 N/A Connect the TEST VDU N/A
to J30 in the V24 fil-
ter box via testcable A.
5.1.3 OC Activate the LTU#1
channel 1 test as follows:
Enter from the OC: Refer to Appendix
B
DO LTU11(CR) sec. 5.2
(Appendix A, sec. 3.1)
5.2.1 N/A Connect the TEST VDU N/A
to J31 in the V24 fil-
ter box via testcable A.
5.2.2 OC Activate the LTU#2
channel 1 test as follows:
Enter from the OC: Refer to Appendix
B
DO LTU21(CR) sec. 5.3
(Appendix A, sec. 3.2)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
5.2.3 OC Quit the LTU test by en- Refer to Appendix
B
tering from the OC: sec. 1.4
QUIT(CR)
5.3.1 OC Boot the sync LTU test Refer to Appendix
B
as follows: sec. 5.4
BA 1025(CR)
BM 140(CR)
BO 636(CR)
5.3.2 N/A Connect testconfigu- N/A
ration 1 to J26 in the
V24 filter box via
testcable E.
The possible testcon-
figurations are described
in sec. 3.2.1.b2
5.3.3 OC Activate the LTU#3
channel 1 test as follows:
Enter from the OC: Refer to Appendix
B
DO LTU31(CR) sec. 5.5
(Appendix A, sec. 3.3)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
5.3.4 N/A Remove the loop back Refer to Appendix
B
connector on the re- sec. 5.6
mote site digital patch
panel. Repeat step 5.4.2.
(The test never enters
the compare mode).
5.3.5 OC Activate the 'BREAK' Refer to Appendix
B
key and enter: sec. 5.7
LTU.SHUTDOWN(#100B)(CR)
5.3.6 N/A Reinsert the loop back Refer to Appendix
B
plug and repeat step sec. 5.5
5.4.2.
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
5.3.7 N/A Connect testconfigu- N/A
ration 1 to J27 in the
V24 filter box via
testcable E.
The possible testcon-
figurations are described
in sec. 3.2.1.b2
5.3.8 OC Activate the LTU#3
channel 2 test as follows:
Enter from the OC: Refer to Appendix
B
DO LTU32(CR) sec. 5.8
(Appendix A, sec. 3.4)
5.3.9 N/A Remove the loop back Refer to Appendix
B
connector on the re- sec. 5.9
mote site digital patch
panel. Repeat step 5.4.7.
(The test never enters
the compare mode).
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
5.3.10 OC Activate the 'BREAK' Refer to Appendix
B
key and enter: sec. 5.10
LTU.SHUTDOWN(#100B)(CR)
5.3.11 N/A Reinsert the loop back Refer to Appendix
B
plug and repeat step sec. 5.8
5.4.7.
5.3.12 N/A Remove the test config-
uration from J27 in the
V24 filter box N/A
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
6.1 N/A Connect a TEST VDU N/A
via testcable A to
J30 (LTU#11) in the
filter box. VDU set-up:
9600 Baud
Echo Mode
6.2 N/A Swop Disk Controllers in N/A
CU pos. 18 and 20
6.3 Push the Master Clear Refer to Appendix
B sec. 1.1
6.3.1 Depress the WRITE PROTECT
push button on Drive#2
(WRITE PROTECT indicator
is 'OFF')
6.4 OC Enter from the OC: OC print out:
IR1A23 (CR) IR1A23
FFFF
ZP ZP
Parity error(s)
X
ZP1 ZP1
Parity error(s)
X
6.5 OC BO 610 Refer to Appendix
B sec. 6.1
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
6.6 OC Enter time and date Refer to Appendix
B sec. 6.2
6.7 OC Enter from the OC
OPEN SYS Refer to Appendix
B
DO CONFIG1 sec. 6.3
6.8 OC Enter from the OC:
PRINTER ̲TASK L: Y
P: TMS*TERM0(CR) Refer to Appendix
B sec 6.4
6.9 OC Enter from the OC:
PRINT PRI Refer to Appendix
B sec. 6.5
6.10 OC Enter from the OC:
DO HCLF20 Refer to Appendix
B sec. 6.6
6.11 OC To terminate the
test enter
from the OC:
KILL SYS00(CR).
If not terminated the Refer to Appendix
B
test runs app. 1/2 hour. sec. 6.7
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
6.12.1 N/A Swop the Disk Control- N/A lers
in
CU
pos.18
and
20.
6.12.2 N/A Activate Master Clear N/A
6.12.3 O/C Enter from the OC IR 1807
IR 1807 (CR) FFFF
6.13 OC Enter from the OC OC print out
IR1A25 IR1A25
FFFF
ZP1 ZP1
Parity error(s)
X
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
6.14 N/A Activate the N/A
WRITE PROTECT push-
button on Drive#2.
(WRITE PROTECT indica-
tor is 'ON')
6.15 N/A Activate Master Clear. Refer to Appendix
B sec. 1.1
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.1 OC Boot the TDX1 test pro-
gram as follows:
BA 1025(CR)
BM 140(CR) Refer to Appendix
B
BO 62F(CR) sec 7.1
7.2 OC Activate the link 11x-21x
LTUX-S test as fol-
lows:
Enter from the OC:
DO OPEN1(CR)
(Appendix A, sec. 4.7a)
DO VDU8(CR)
(Appendix A, sec. 4.1) OC print out
as
DO CLOSE1(CR) specified in
appen-
(Appendix A, sec. 4.7b) dix B, sec. 7.2
7.3 OC Activate the link 12x-22x
LTUX-S test as fol-
lows:
Enter from the OC:
DO OPEN22(CR)
(Appendix A, sec. 4.8a)
DO MSP(CR)
(Appendix A, sec. 4.1) OC print out
as
DO CLOSE22(CR) specified in
appen-
(Appendix A, sec. 4.8b) dix B, sec. 7.3
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.4.1 N/A Power down TU#3 N/A
Connect the 4 test VDUs
to J1-4 in the V24 fil-
ter box.
Power up TU#3
7.4.2 OC Activate the link 13x
LTUX-S test as fol-
lows:
Enter from the OC:
DO OPEN13(CR)
(Appendix A, sec.4.18a)
DO VDU4(CR)
(Appendix A, sec.4.2) OC print out
DO CLOSE13(CR) as specified
in ap-
(Appendix A, sec.4.18b) pendix B, sec.
7.13
7.5.1 N/A Power down TU#3 N/A
Connect the 4 test
VDUs to J5-J8 in the V24
filter box.
Power up TU#3
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.5.2 OC Activate the link 23x
LTUX-S test as fol-
lows:
Enter from the OC: OC print out
DO OPEN23(CR) as specified
in ap-
(Appendix A, sec.4.19a) pendix B, sec.
7.14
DO VDU4 (CR)
(Appendix A, sec.4.2)
DO CLOSE23(CR)
(Appendix A, sec.4.19b)
7.5.3 N/A Power down TU#3 N/A
Disconnect the 4 test VDUs
from J5-8 in the V24 fil-
ter box.
Power up TU#3
7.6.1 N/A Power down TU#4 N/A
Connect the 4 test VDUs
from J9-12 in the V24 fil-
ter box.
Power up TU#4
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.6.2 OC Activate the link 14x
LTUX-S test as fol-
lows:
Enter from the OC: OC print out
DO OPEN14(CR) as specified
in ap-
(Appendix A, sec.4.20a) pendix B, sec.
7.15
DO VDU4 (CR)
(Appendix A, sec.4.2)
DO CLOSE14(CR)
(Appendix A, sec.4.20b)
7.7.1 N/A Power down TU#4 N/A
Disconnect the 4 test VDUs
from J9-12 in the V24 fil-
ter box.
Connect the 4 test VDUs
to J13-16 in the V24 fil-
ter box
Power up TU#4
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.7.2 OC Activate the link 24x
LTUX-S test as fol-
lows:
Enter from the OC: OC print out
DO OPEN24(CR) as specified
in ap-
(Appendix A, sec.4.21a) pendix B, sec.
7.16
DO VDU4 (CR)
(Appendix A, sec.4.2)
DO CLOSE24(CR)
(Appendix A, sec.4.21b)
7.7.3 N/A Power down TU#4 N/A
Disconnect the 4 test VDUs
from J13-16 in the V24 fil-
ter box.
Power up TU#4
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.7.4 OC Quit the TDX1 test by
entering from the OC: Refer to Appendix
B
QUIT(CR) sec. 1.4
7.8 OC Boot the TDX2 test as
follows:
BA 1025(CR)
BM 140(CR) Refer to Appendix
B
BO 630(CR) sec. 7.17
7.9.1 N/A Power down TU#5 N/A
Connect the 4 test VDUs
to J17-20 in the V24 fil-
ter box.
Power up TU#5
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.9.2 OC Activate the link 15x
LTUX-S test as fol-
lows:
Enter from the OC: OC print out
DO OPEN15(CR) as specified
in ap-
(Appendix A, sec.4.22a) pendix B, sec.
7.18
DO VDU4 (CR)
(Appendix A, sec.4.2)
DO CLOSE15(CR)
(Appendix A, sec.4.22b)
7.10.1 N/A Power down TU#5 N/A
Disconnect the 4 test VDUs
from J17-20 in the V24 fil-
ter box.
Connect the 4 test VDUs
to J21-24 in the V24 filter
box.
Power up TU#5
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.10.2 OC Activate the link 25x
LTUX-S test as fol-
lows:
Enter from the OC: OC print out
DO OPEN25(CR) as specified
in ap-
(Appendix A, sec.4.23a) pendix B, sec.
7.19
DO VDU4 (CR)
(Appendix A, sec.4.2)
DO CLOSE25(CR)
(Appendix A, sec.4.23b)
7.10.3 N/A Power down TU#5 N/A
Disconnect the 4 test VDUs
from J21-24 in the V24 fil-
ter box.
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.11.1 N/A Power down TU#6 N/A
Disconnect W222, W223
and W224 from ch 2,3 and
4 on the V24 L/L pos.
A15 in TU#5 and connect
them to ch 2,3 and 4 re-
spectively on the V24 L/L
pos. A15 in TU #6
Connect the 4 test VDUs
to J22,J23,J24 and via test-
cable A to J25 in the V24
filter box.
Test VDU set up:
2400 Baud
Even parity check/
generation
7 Bits/character.
Power up TU#6.
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.11.2 OC Activate the link 26x
LTUX-S test as fol-
lows:
Enter from the OC: OC print out
as
DO OPEN26(CR) specified in
appen-
(Appendix A, sec. 4.15a) dix B sec. 7.9
DO VDU4 (CR)
(Appendix A, sec. 4.3)
DO CLOSE26(CR)
(Appendix A, sec. 4.15b)
7.11.3 N/A Power down TU#6 N/A
Disconnect W222, W223
and W224 from ch 2,3 and
4 on the V24 L/L pos.
A15 in TU#6 and connect
them to ch 2,3 and 4 re-
spectively on the V24 L/L
pos. A1 in TU #5
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.11.3 OC Quit the TDX2 test by
entering from the OC: Refer to Appendix
B
QUIT(CR) sec. 1.4
7.12 OC Boot the TDX3 test as
follows:
BA 1025(CR)
BM 140(CR) Refer to Appendix
B
BO 632(CR) sec. 7.13
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.13.1 Connect the test VDU to N/A
J32 via test cable A.
Test VDU set up:
2400 Baud
even parity check/generation
1 stop bit
7 bit character length
Power up TU#6
7.13.2 OC Activate the Link 161
LTUX-S test as follows:
Enter from the OC:
DO OPEN 161(CR)
(Appendix A, sec.4.32a)
DO OCR(CR)
(Appendix A, sec.4.5) OC print out
as
DO CLOSE 161(CR) specified in
appen-
(Appendix A, sec.4.32b) dix B, sec.7.14
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.14.1 N/A Power down TU#6. N/A
Connect the PTP/R via
testcable D to
J25 in the V24 fil-
ter box. Set switch S2
on LTUX-S #26 to:
1: Closed
2: Closed
3: Open
4: Closed
Power up TU#6.
7.14.2 OC Activate the link 261
LTUX-S test as follows:
Enter from the OC:
DO OPEN261(CR)
(Appendix A, sec.4.31a)
DO PTP(CR) A piece of tape
is
(Appendix A, sec.4.4a) punched. Tear
it off and feed
it into the
reader with the
reader switch
load/run in position
load.
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.14.2 OC Enter from the OC:
cont.
DO PTR(CR) The load/run
switch
(Appendix A,sec.4.4b) is set to run.
OC print out
as specified
in app.B.sec.
7.15
DO CLOSE 261(CR)
Appendix A,sec.4.31b)
7.14.3 N/A Power down TU#6.
Remove PTP/R from
J25. Set switch S2 on
LTUX-S #26 to.
1: Closed
2: Closed
3: Closed
4: Closed
Power up TU#6.
7.14.4 Quit the TDX3 test by
entering from the OC Refer to Appendix
QUIT(CR) B sec. 1.4
7.15 Boot the TDX4 test as
follows:
BA 1025(CR)
BM 140(CR) Refer to Appendix
BO 633(CR) B sec. 7.16
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.16.1 N/A Power down TU#5
Connect the TTY to J17
in the V24 filter box.
Set switch S2 on LTUX-S
#15 to:
1: CLOSED
2: OPEN
3: OPEN
4: OPEN
Power up TU#5 N/A
7.16.2 OC Activate the link 151
LTUX-S test as follows:
Enter from the OC: OC print out
as
DO OPEN151(CR) specified in
appen-
(Appendix A, sec.4.40a) dix B sec. 7.17.
DO TTY(CR) TTY print out
(Appendix A, sec.4.6) as specified
in ap-
DO CLOSE 151(CR) pendix B, sec.8.2
(Appendix A,sec.4.40b)
7.16.3 N/A Power down TU#5. Set N/A
switch S2 on LTUX-S
#15 to:
1: CLOSED
2: CLOSED
3: CLOSED
4: CLOSED
Power up to TU#5
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.16.4 OC Quit the TDX test by
entering from the OC: Refer to Appendix
QUIT(CR) B, sec. 1.4
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.17 OC Boot the TDX3 test as
follows:
BA 1025(CR)
BM 140(CR) Refer to Appendix
B
BO 631(CR) sec. 7.11
7.18.1 N/A Power down the main and N/A
remote site stat. mux.
Remove the testcable be-
tween the main site fil-
terbox J33 and the remo-
te site filterbox J40.
On the main site and the
remote site stat. mux.
set S1 and S2 on the ba-
se board switch group 2
to the CLOSED position
(extern clock). Power up
the main and remote site
stat. mux.
7.18.2 N/A Connect the CRYPTO/MODEM N/A
link between main site
filterbox J33 and remo-
te site filterbox J40.
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.18.3 N/A Power up both MODEMs and N/A
CRYPTOs. If identical
keystores on both CRYPTOs
are on then proceed from
7.18.4 else load the
cryptokey into keystore 1
on both cryptos.
7.18.4 N/A CRYPTO synchronization CRYPTOs are
should be initiated. If synchronized
not CH1.ERR on the
RESYNC MODULE is on.
Activate the RESET push-
button on the RESYNC MO-
DULE.
7.18.5 N/A Set switch S1 on the RTS on the main
MODEM link to OFF site modem goes
off
(MODEM link open circuit) for 1.5 secs
and then on again
for 3 secs.
When RTS on the main site CRYPTOS synchronize.
goes off the second time
set switch S1 to ON.
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.18.6 N/A Set switch S1 to OFF After 13.5 secs.
the CH1.ERR indicator
goes on
Set switch S1 to ON No synchronization
is initiated
7.18.7 N/A Activate the RESET push- After 1.5secs
the
button on the RESYNC CRYPTOS synchronize.
MODULE
7.18.8 N/A Set switch S2 on the RTS on the main
MODEM link to OFF site modem goes
off
(MODEM link open circuit) for 1.5 secs
and then on again
for 3 secs.
When RTS on the main site CRYPTOS synchronize.
goes off the second time
set switch S2 to ON.
7.18.9 N/A Set switch S2 to OFF After 13.5 secs.
the CH1.ERR indicator
goes on
Set switch S2 to ON No synchronization
is initiated
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.18.10 N/A Activate the RESET push- After 1.5secs
the
button on the RESYNC CRYPTOS synchronize.
MODULE
7.19.1 N/A Power down TU#9. N/A
Mount a BSM-X and a
LTUX-S in TU #9 pos.2 and
3 respectively. Both with
address switch set to #19
Power down the remote terminal
adapter crate and mount an opto
T/R in pos.7,8,9 and 10.
Connect 4 test VDU's
Power up the remote terminal
adapter crate.
Power up TU #9.
7.19.2 OC Activate the link 19X
LTUX-S test as fol-
lows:
Enter from the OC:
DO OPEN19(CR)
(Appendix A,sec. 4.24a)
DO VDU4(CR)
(Appendix A, sec.4.2)
When a couple of lines Output stops.
have been transmitted to
the remote VDUs set switch
S1 to OFF.
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.19.3 N/A When the CH1.ERR. indica- CRYPTOs synchronize
tor goes on set S1 to ON and output is
resumed.
and activate the RESET OC print out
as speci-
pushbutton on the RESYNC fied in appendix
B,
module. Let the testse- sec. 7.18
quence finish normally
7.19.4 OC Enter from the OC:
DO VDU4(CR)
(Appendix A, sec.4.2)
When a couple of lines Output stops.
have been transmitted to
the remote VDUs set switch
S2 to OFF.
7.19.5 N/A When the CH1.ERR. indica- CRYPTOs synchronize
tor goes on set S2 to ON and output is
resumed.
and activate the RESET OC print out
as speci-
pushbutton on the RESYNC fied in appendix
B,
module. Let the testse- sec. 7.19
quence finish normally
Enter from the OC:
DO CLOSE19 (CR)
(Appendix A, sec.4.24b)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲2̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲P̲U̲#̲2̲/̲C̲U̲/̲T̲D̲X̲#̲2̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲S̲e̲c̲s̲.̲ ̲3̲.̲4̲.̲5̲.̲1̲.̲o̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲4̲,̲ ̲3̲.̲4̲.̲5̲.̲7̲.̲a̲.̲7̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.19.6 N/A Power down the CRYPTOs, N/A
the MODEMs and the main
and remote site stat.
mux. Remove the CRYPTO/
MODEM link. Connect the
testcable between J33 in
the main site filterbox
and J40 in the remote site
filterbox.
On the main site and the
remote site stat. mux.
set S1 on the ba-
se board switch group 2
to the OPEN position
(intern clock). Power up
the main and remote site
stat. mux.
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
3.2.3.2.4 T̲e̲s̲t̲ ̲T̲e̲r̲m̲i̲n̲a̲t̲i̲o̲n̲
Power Down the system as Follows:
a) Depress "START" push button on Disk Drive # 2 and
wait until he "START" and "READY" indicators are
"OFF".
b) Remove the Disk Pack from Disk Drive # 2, close
the lid and push the drive back in rack B
c) The two scratch Floppy Disks are removed from the
Floppy Disk drive in rack C. Close the lids.
d) The Power Switch (2) on each Mains Switch is set
to "OFF".
e) The input power switch on each Frequency Stabilizer
is set to "OFF"
f) Power Down all connected Terminals i.e. VDUs, MSPs,
OC, PTP/PTR, OCR as applicable.
g) Disconnect the OC from the leftmost V24/V28(L/L)
adaptor in the Adaptor crate of rack C, and replace
this adaptor with the originally mounted OPTO transceiver.
h) Disconnect the two V24 cables (at the WDP rear
crate), remove the short extension cable and reconnect
the two cables to J2 and J3 respectively.
i) Interchange the TIA#1 (PU#2 rear crate, slot 15)
TDX connection and the TIA#2 (PU#2 rear crate,
slot 16) TDX connection.
j) Set the host number on the STI (PU#2 front crate,
slot 18) to #02 on switch S1 as follows:
S1,4 : CLOSED
S1,3 : CLOSED
S1,2 : OPEN
S1,1 : CLOSED
3.2.3.3 T̲e̲s̲t̲ ̲P̲r̲o̲c̲e̲d̲u̲r̲e̲ ̲3̲
This testprocedure serves to verify the Watchdog Processor
System i.e. the Watchdog Processor Unit (WDP), the
Configuration Control Bus Adapter (CCBA), the Channel
Unit Control Panel (CUCP), the TDX Bus Switching Modules
(BSM-Xs) and the Configuration Control Adapters (CCAs).
3.2.3.3.1 T̲e̲s̲t̲ ̲S̲e̲t̲ ̲U̲p̲
The test is performed via an Operator Console (OC)
which is a printer and keyboard, a TEST VDU#1 and a
TEST VDU#2 all with V24/V28 interface and a Medium
Speed Printer (MSP) with OPTO interface.
The above mentioned testequipment is connected to the
system as follows:
1. Substitute the leftmost OPTO transceiver in
the rack C Adapter crate with a V24/V28(L/L)
adapter (1 channel), and connect the OC to
the V24 connector on the front panel of the
adaptor.
2. Connect the MSP to the remaining OPTO transceiver
in the Adapter crate in rack C.
3. Connect TEST VDU#1 to J26 in the V24 FILTER
BOX.
4. Connect TEST VDU#2 to J27 in the V24 FILTER
BOX.
5. Disconnect the two V24 cables connected to
the J1 and J2 connectors on the leftmost Back
Panel 8 located in the rear of the Adapter
crate.
6. Disconnect the V24 cable connected to the MIA
in PU#1 and connect TESTCABLE#1 between above
mentioned (para. 5) J1 and the MIA.
7. Disconnect the V24 cable connected to the MIA
in PU#2 and connect TESTCABLE#2 between above
mentioned (para. 5) J2 and the MIA.
8. Disconnect the two V24 cables connected to
J1 and J2 respectively on the WCA front panel
in the rear crate of the WDP.
9. Connect TESTCABLE#3 between the above mentioned
(para. 8) J1 and J2.
The testequipment is now connected to the system as
shown in fig. 3.2.4.3.1-1.
Carry out/control the following:
a) OC, TEST VDU#1, TEST VDU#2, and MSP set up:
1) Asynchronous communication
2) 7 bit character length
3) Even parity check/generation
4) 1 stop bit
5) 2400 Baud communication speed
TEST VDU#1 and #2 should furthermore be set to echomode
(ECHO=Y)
b) Switch settings in PU#1 and PU#2 front crate modules:
1) The NRM/MAIN switch on the MAP module front
panel is set to NRM.
2) The EN/DIS switch on the MAP module front panel
is set to EN.
3) The host number switch (S1) on the PU#2 STI
is set to #01 as follows:
S1,4 : CLOSED
S1,3 : CLOSED
S1,2 : CLOSED
S1,1 : OPEN
c) Switch settings in PU#1 and PU#2 rear crate modules:
1) The Baudrate select switches 1-4 (S1) on the
MAP Interface Adapter (MIA) Printed Circuit
Board (PCB) is set to #A which corresponds
to a transmission speed of 2400 Baud:
Switch 1: CLOSED
Switch 2: OPEN
Switch 3: CLOSED
Switch 4: OPEN
FIGURE 3.2.3.3.1-1
C̲o̲n̲n̲e̲c̲t̲i̲o̲n̲ ̲o̲f̲ ̲t̲h̲e̲ ̲t̲e̲s̲t̲e̲q̲u̲i̲p̲m̲e̲n̲t̲
2) a) The RESET switch on the Configuration Control
Adaptor (CCA) front panel is set away from
RESET.
b) PU#1:
The CCA address switch on the CCA printed
circuit board (PCB) is set to 01 hexadecimal.
PU#2:
The CCA address switch on the CCA printed
circuit board (PCB) is set to 02 hexadecimal.
d) Switch settings in CU front crate modules.
1) Switches on the Channel Unit Control Panel
(CUCP) front panel is set as:
a) The CU Bus A Switch DIS/AUTO is set to
AUTO
b) The CU Bus B switch DIS/AUTO is set to
AUTO
c) The Disk Ctrl. No. 1 switch AAEN/AUTO/BAEN
is set to AUTO
d) The Disk Ctrl. No. 2 switch AAEN/AUTO/BAEN
is set to AUTO
e) The Disk Ctrl. No. 3 switch AAEN/AUTO/BAEN
is set to AUTO
f) The LTU No. 1 switch AAEN/AUTO/BAEN is
set to AUTO
g) The LTU No. 2 switch AAEN/AUTO/BAEN is
set to AUTO
h) The LTU No. 3 switch AAEN/AUTO/BAEN is
set to AUTO
i) The LTU No. 4 switch AAEN/AUTO/BAEN is
set to AUTO
k) The LTU No. 5 switch AAEN/AUTO/BAEN is
set to AUTO
l) The SD.FD.CTRL switch AAEN/AUTO/BAEN is
set to AUTO
e) Switch settings in CU rear crate modules:
1) a) The RESET switch on the CCA module front
panel is set away from RESET
b) The CCA address switch on the CCA printed
circuit board (PCB) is set to 03 hexadecimal.
f) Switch settings in WDP rear crate modules:
1) The EN/DIS switch on the front panel of the
CCBA is set to DIS.
g) Switch settings in TU modules
1) All BSM-Xs:
a) The AUTO/MAN/OFF switch is set to AUTO.
b) The BUS 1/Bus 2 switch is set to BUS 1.
c) The address switch on each BSM-X is set
to 1X hexadecimal, where X equals the number
of the TU in which the actual BSM-X is
placed. E. g. the BSM-X in TU#5 is given
the address 15 hexadecimal. (This should
be carried out prior to the test but can
be verified at this point).
2) All LTUX-Ss:
a) The CH 1 switch ON/OFF is set to ON
b) The CH 2 switch ON/OFF is set to ON
c) The CH 3 switch ON/OFF is set to ON
d) The CH 4 switch ON/OFF is set to ON
h) Switch settings on frequency stabilizer rack:
1) The input power switch on all three stabilizers
are set to off.
2) The three rotary switches on the By-Pass panel
are all set to the Frequency Stabilizer position.
i) Setting of power switches in Computer racks:
1) Power switch (2) on each Mains switch is set
to "OFF".
2) Power switch (2) on the Disk Drive rear panel
is set to "ON"
3) Power switch (1) on the Floppy Disk Drive rear
panel is set to "ON".
4) Power switch (1) on the Watchdog Processor
Unit rear panel is set to "ON".
5) Power switch (2) in the rear crate of PU#1
is set to "ON"
6) Power switch (2) in the rear crate of the CU
is set to "ON"
7) Power switch (2) in the rear crate of the PU#2
is set to "ON".
8) Power switch (2) in the rear panel of each
80D fan unit is set to "ON".
9) Power switch (2) in the rear crate of the Adaptor
Crate is set to "ON"
10) Power switch (1) in the rear panel of the 80S
Blower Unit is set to "ON"
11) Power switch (1) on each CR80D Power supply
(6 front crate mounted modules) is set to "ON".
k) Setting of Power Switche in Line Termination racks:
1) Power Switch (2) on each Mains Switch is set
to "OFF".
2) Power Switch (1) on the rear panel of each
80S Blower Unit is set to "ON".
3) Power Switch (2) in the rear crate of each
TU is set to "ON".
4) Power Switch (1) on each CR80S Power Supply
(1 in the front crate of each TU) is set to
"ON".
k) PU#2 cable interchanges
Interchange the TIA#1 (rear crate, slot 15) TDX
connection and the TIA#2 (rear crate, slot 16)
TDX connection.
3.2.3.3.2 T̲e̲s̲t̲ ̲I̲n̲i̲t̲i̲a̲l̲i̲z̲a̲t̲i̲o̲n̲
The testengineers and testwitnesses are in the testroom
and ready to perform and supervise the test.
Power Up the System as follows:
a) Power Up all connected terminals i.e. VDUs, MSPs,
OC, PTP/PTR, as applicable.
b) The input Power Switch on the front panel of each
Frequency Stabilizer is set to "ON".
c) The power switch (2) on Mains switch no. 1 is set
to "ON" wait 15 secs.
d) The power switch (2) on each of the remaining Mains
Switches is set to "ON".
e) Mount a Disk Pack with the test software in Disk
Drive no. 2, close the lid and push the drive back
in rack B. Activate the WRITE PROTECT pushbutton.
f) Activate "START" push button on Disk Drive No.
2 and wait until the "READY" indicator stays "ON".
g) Insert a scratch Floppy Disk in each of the two
drives in the Floppy Disk drive of rack B, and
close the lids.
3.2.3.3.3 T̲e̲s̲t̲ ̲S̲t̲e̲p̲s̲
The teststeps for testgroup no. 2, testprocedure no.
3 (2/3), is given in the following preceded by a testoverview.
T̲E̲S̲T̲ ̲O̲V̲E̲R̲V̲I̲E̲W̲ T̲E̲S̲T̲ ̲N̲O̲.̲:̲ ̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲C̲a̲p̲a̲b̲i̲l̲i̲t̲i̲e̲s̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲
Test Case/
Reference Action SRS Reference
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲
All WDP test N/A
1. WDP V24 interfaces N/A
2. WDP CCBA interface N/A
3. PU#1 CCA test N/A
4. PU#2 CCA test N/A
5. CU CCA test N/A
6. TU#1 BSM-X test N/A
7. TU#2 BSM-X test N/A
8. TU#3 BSM-X test N/A
9. TU#4 BSM-X test N/A
T̲E̲S̲T̲ ̲O̲V̲E̲R̲V̲I̲E̲W̲ T̲E̲S̲T̲ ̲N̲O̲.̲:̲ ̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲F̲u̲n̲c̲t̲i̲o̲n̲a̲l̲ ̲C̲a̲p̲a̲b̲i̲l̲i̲t̲i̲e̲s̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲
Test Case/
Reference Action SRS Reference
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲
10. TU#5 BSM-X test N/A
11. TU#6 BSM-X test N/A
12. TU#9 BSM-X test N/A
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
1.1 N/A The EN/DIS switch on N/A
the CCBA front panel
is set to EN
1.2 OC Examine print out on Refer to appendix
B
the OC. sec 9.1
1.3 Enter from the OC:
PUANSW(SP)D(CR) Refer to appendix
B
CCA(SP)1-3(CR) sec. 9.2
BSMX(SP)11-16(CR)
BSMX(SP)1B(CR)
CCBUM(CR)
1.4 N/A Examine TEST VDU#1 and Displays in compli-
TEST VDU#2 displays ance with appendix
B
sec. 1.1
1.5 OC Enter from the OC: Refer to appendix
B
PU1(CR) sec. 9.3
10 01 00 00
54 45 53 54(CR)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
1.6 OC Enter from the OC: Refer to appendix
B
PU2(CR) sec. 9.4
10 02 00 00
54 45 53 54(CR)
1.7 OC Enter from the OC: Refer to appendix
B
LPR(CR) sec. 9.5
10 01 00 00 0D 0A 54 MSP print out:
45 53 54 1B 48 0D(CR) (CR)(LF)TEST
(Formfeed)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
2.1 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 10.1
A4 01 03(CR)
2.2 N/A The EN/DIS switch on N/A
the CCBA front panel
is set to DIS
2.3 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 10.2
A4 01 03(CR)
2.4 N/A The EN/DIS switch on N/A
the CCBA front panel
is set to EN
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
3.1 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 10.3
A4 01 0E(CR)
3.2 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 10.4
A4 01 01(CR)
3.3 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 10.5
A4 01 02(CR)
3.4 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 10.6
A4 01 03(CR)
3.5 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 10.7
A4 01 0F(CR)
3.6 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 10.8
94 01 0F 00(CR)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
3.7 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 10.9
98 01 0F 00 00 00(CR)
3.8 Intentionally deleted
3.9 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 10.10
98 01 0F 00 01 00(CR) (Disable PU#1)
3.10 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 10.11
94 01 0F 00(CR)
3.11 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 10.12
98 01 0F 00 04 00(CR) (Enable PU#1,
Maintenance mode)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
3.12 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 10.13
94 01 0F 00(CR)
3.13 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 10.14
98 01 0F 00 0C 00(CR) (Set Master Clear
PU#1, Maintenance
Mode)
3.14 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#1.
3.15 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 10.15
98 01 0F 00 04 00(CR) (Release Master
Clear PU#1, Maintenance
Mode)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
3.16 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 10.16
98 01 0F 00 00 00(CR) (PU#1 Normal
Mode)
3.17 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 10.17
98 01 0F 00 08 00(CR) (Set Master Clear
PU#1, Normal
Mode)
3.18 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#1.
3.19 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 10.18
98 01 0F 00 00 00(CR) (Release Master
Clear PU#1, Normal
Mode)
3.20 N/A Examine TEST VDU#1 Display in accordance
Display with appendix
D sec. 1.1
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
4.1 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 11.1
A4 02 0E(CR)
4.2 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 11.2
A4 02 01(CR)
4.3 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 11.3
A4 02 02(CR)
4.4 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 11.4
A4 02 03(CR)
4.5 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 11.5
A4 02 0F(CR)
4.6 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 11.6
94 02 0F 00(CR)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
4.7 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 11.7
98 02 0F 00 00 00(CR)
4.8 Intentionally deleted
4.9 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 11.8
98 02 0F 00 01 00(CR) (PU#2 disable)
4.10 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 11.9
94 02 0F 00(CR)
4.11 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 11.10
98 02 0F 00 04 00(CR) (PU#2 enable,
Maintenance Mode)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
4.12 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 11.11
94 02 0F 00(CR)
4.13 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 11.12
98 02 0F 00 0C 00(CR) (Set Master Clear
PU#2, Maintenance
Mode)
4.14 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#2.
4.15 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 11.13
98 02 0F 00 04 00(CR) (Release Master
Clear PU#2, Maintenance
Mode)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
4.16 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 11.14
98 02 0F 00 00 00(CR) (PU#2 Normal
Mode)
4.17 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 11.15
98 02 0F 00 08 00(CR) (Set Master Clear
PU#2, Normal
Mode)
4.18 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#2.
4.19 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 11.16
98 02 0F 00 00 00(CR) (Release Master
Clear PU#2, Normal
Mode)
4.20 N/A Examine TEST VDU#2 Display in accordance
Display with appendix
B sec. 1.1
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
5.1 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#1.
5.2 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#2.
5.3 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 12.1
A4 03 0E(CR)
5.4 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 12.2
A4 03 01(CR)
5.5 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 12.3
A4 03 02(CR)
5.6 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 12.4
A4 03 03(CR)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
5.7 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 12.5
A4 03 0F(CR)
5.8 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 12.6
A4 03 06(CR)
5.9 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 12.7
A4 03 07(CR)
5.10 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 12.8
A4 03 08(CR)
5.11 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 12.9
94 03 0F 00(CR)
5.12 N/A The CU Bus A DIS/AUTO N/A
switch on the CUCP
front panel is set to
DIS.
5.13 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 12.10
94 03 0F 00(CR)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
5.14 N/A The CU Bus A DIS/AUTO N/A
switch on the CUCP
front panel is set to
AUTO.
5.15 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 12.11
98 03 0F 00 00 00(CR)
5.16 Intentionally deleted
5.17 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 12.12
98 03 0F 00 04 00(CR) (Disable CU Bus
A)
5.18 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#1.
5.19 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#2.
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
5.20 TESTVDU#1 Enter from TEST VDU#1: TEST VDU #1 display
IR 1A25(CR) as specified
in ap-
pendix B, sec.
24.1
5.21 TESTVDU#1 Enter from TEST VDU#1: TEST VDU #1 display
IR 1A01(CR) as specified
in ap-
pendix B, sec.
24.2
5.22 TESTVDU#1 Enter from TEST VDU#1: TEST VDU #1 display
IR 1A07(CR) as specified
in ap-
pendix B, sec.
24.3
5.23 TESTVDU#2 Enter from TEST VDU#2: TEST VDU #2 display
IR 1A25(CR) as specified
in ap-
pendix B, sec.
24.4
5.24 TESTVDU#2 Enter from TEST VDU#2: TEST VDU #2 display
IR 1A01(CR) as specified
in ap-
pendix B, sec.
24.5
5.25 TESTVDU#2 Enter from TEST VDU#2: TEST VDU #2 display
IR 1A07(CR) as specified
in ap-
pendix B, sec.
24.6
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
5.26 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#1.
5.27 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#2.
5.28 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 12.13
98 03 0F 00 08 00(CR) (Disable CU Bus
B, Enable CU
Bus A)
5.29 TESTVDU#1 Enter from TEST VDU#1: TEST VDU #1 display
IR 1A25(CR) as specified
in ap-
pendix B, sec.
24.4
5.30 TESTVDU#1 Enter from TEST VDU#1: TEST VDU #1 display
IR 1A01(CR) as specified
in ap-
pendix B, sec.
24.5
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
5.31 TESTVDU#1 Enter from TEST VDU#1: TEST VDU #1 display
IR 1A07(CR) as specified
in ap-
pendix B, sec.
24.6
5.32 TESTVDU#2 Enter from TEST VDU#2: TEST VDU #2 display
IR 1A25(CR) as specified
in ap-
pendix B, sec.
24.1
5.33 TESTVDU#2 Enter from TEST VDU#2: TEST VDU #2 display
IR 1A01(CR) as specified
in ap-
pendix B, sec.
24.2
5.34 TESTVDU#2 Enter from TEST VDU#2: TEST VDU #2 display
IR 1A07(CR) as specified
in ap-
pendix B, sec.
24.3
5.35 OC Enter from the OC: Refer to appendix
D
CCB(CR) sec. 12.14
98 03 0F 00 00 00(CR) (Enable CU Bus
A and B)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
6.1 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#1.
6.2 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#2.
6.3 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 13.1
A4 11 00(CR)
6.4 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 13.2
A4 11 01(CR)
6.5 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 13.3
A4 11 02(CR)
6.6 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 13.4
A4 11 03(CR)
6.7 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 13.5
A4 11 04(CR)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
6.8 TESTVDU#1 Boot the TDX1 test TEST VDU#1 display
in
program as follows: accordance with
appen-
BA 1025 dix B sec. 7.1
BM 140
BO 62F
6.9 TESTVDU#2 Boot the TDX1 test TEST VDU#2 display
in
program as follows: accordance with
appen-
BA 1025 dix B sec. 7.1
BM 140
BO 62F
6.10 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 13.6
94 11 FF FF(CR)
6.11 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 13.7
98 11 FF 00 02 00(CR) (Switch on TDX
BUS#1)
6.12 TESTVDU#1 Enter from TEST VDU#1:
DO OPEN1(CR)
(Appendix A, sec. 4.7a) Test VDU#1 display
as
DO CLOSE1(CR) specified in
appendix
(Appendix A, sec. 4.7b) B sec. 24.7
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
6.13 TESTVDU#2 Enter from TEST VDU#2: TEST VDU#2 display
DO OPEN1(CR) as specified
in
(Appendix A, sec. 4.7a) appendix B, sec.
DO CLOSE1(CR) 24.8
(Appendix A, sec. 4.7b)
6.14 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#1.
6.15 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#2.
6.16 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 13.8
98 11 FF 00 01 00(CR) (Switch on TDX
BUS#2)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
6.17 TESTVDU#1 Enter from TEST VDU#1: TEST VDU#1 display
DO OPEN1(CR) as specified
in
(Appendix A, sec. 4.7a) appendix B, sec.
DO CLOSE1(CR) 24.8
(Appendix A, sec. 4.7b)
6.18 TESTVDU#2 Enter from TEST VDU#2: TEST VDU#2 display
as
DO OPEN1(CR) specified in
appendix
(Appendix A, sec. 4.7a) B sec. 24.7
DO CLOSE1(CR)
(Appendix A, sec. 4.7b)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.1 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#1.
7.2 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#2.
7.3 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 14.1
A4 12 00(CR)
7.4 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 14.2
A4 12 01(CR)
7.5 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 14.3
A4 12 02(CR)
7.6 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 14.4
A4 12 03(CR)
7.7 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 14.5
A4 12 04(CR)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.8 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 14.6
94 12 FF FF(CR)
7.9 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 14.7
98 12 FF 00 02 00(CR) (Switch on TDX
BUS#1)
7.10 TESTVDU#1 Enter from TEST VDU#1: TEST VDU#1 display
as
DO OPEN22(CR) specified in
appendix
(Appendix A, sec. 4.8a) B sec. 24.9
DO CLOSE22(CR)
(Appendix A, sec. 4.8b)
7.11 TESTVDU#2 Enter from TEST VDU#2: TEST VDU#2 display
DO OPEN22(CR) as specified
in
(Appendix A, sec. 4.8a) appendix B, sec.
DO CLOSE22(CR) 24.10
(Appendix A, sec. 4.8b)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.12 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#1.
7.13 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#2.
7.14 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 14.8
98 12 FF 00 01 00(CR) (Switch on TDX
BUS#2)
7.15 TESTVDU#1 Enter from TEST VDU#1: TEST VDU#1 display
DO OPEN22(CR) as specified
in
(Appendix A, sec. 4.8a) appendix B, sec.
DO CLOSE22(CR) 24.10
(Appendix A, sec. 4.8b)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
7.16 TESTVDU#2 Enter from TEST VDU#2: TEST VDU#2 display
as
DO OPEN22(CR) specified in
appendix
(Appendix A, sec. 4.8a) B sec. 24.9
DO CLOSE22(CR)
(Appendix A, sec. 4.8b)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
8.1 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#1.
8.2 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#2.
8.3 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 15.1
A4 13 00(CR)
8.4 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 15.2
A4 13 01(CR)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
8.5 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 15.3
A4 13 02(CR)
8.6 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 15.4
A4 13 03(CR)
8.7 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 15.5
A4 13 04(CR)
8.8 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 15.6
94 13 FF FF(CR)
8.9 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 15.7
98 13 FF 00 02 00(CR) (Switch on TDX
BUS#1)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
8.10 TESTVDU#1 Enter from TEST VDU#1: TEST VDU#1 display
as
DO OPEN13(CR) specified in
appendix
(Appendix A, sec. 4.9a) B sec. 24.11
DO CLOSE13(CR)
(Appendix A, sec. 4.9b)
8.11 TESTVDU#2 Enter from TEST VDU#2:
DO OPEN13(CR) TEST VDU#2
(Appendix A, sec. 4.9a) display as speci-
DO CLOSE13(CR) fied in appendix
B,
(Appendix A, sec. 4.9b) sec. 24.12
8.12 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#1.
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
8.13 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#2.
8.14 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 15.8
98 13 FF 00 01 00(CR) (Switch on TDX
BUS#2)
8.15 TESTVDU#1 Enter from TEST VDU#1:
DO OPEN13(CR) TEST VDU#1
(Appendix A, sec. 4.9a) display as speci-
DO CLOSE13(CR) fied in appendix
B,
(Appendix A, sec. 4.9b) sec. 24.12
8.16 TESTVDU#2 Enter from TEST VDU#2: TEST VDU#2 display
as
DO OPEN13(CR) specified in
appendix
(Appendix A, sec. 4.9a) B sec. 24.11
DO CLOSE13(CR)
(Appendix A, sec. 4.9b)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
9.1 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#1.
9.2 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#2.
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
9.3 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 16.1
A4 14 00(CR)
9.4 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 16.2
A4 14 01(CR)
9.5 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 16.3
A4 14 02(CR)
9.6 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 16.4
A4 14 03(CR)
9.7 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 16.5
A4 14 04(CR)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
9.8 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 16.6
94 14 FF FF(CR)
9.9 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 16.7
98 14 FF 00 02 00(CR) (SWITCH ON TDX
BUS#1)
9.10 TESTVDU#1 Enter from TEST VDU#1: DO
OPEN14(CR)
(Appendix A, sec. 4.12a)
DO CLOSE14(CR) TEST VDU#1 display
as
(Appendix A, sec. 4.12b) specified in
appendix B sec.
24.13
9.11 TESTVDU#2 Enter from TEST VDU#2:
DO OPEN14(CR) TEST VDU#2 display
(Appendix A, sec. 4.12a) as specified
in
DO CLOSE14(CR) appendix B, sec.
24.14
(Appendix A, sec. 4.12b)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
9.12 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#1.
9.13 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#2.
9.14 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 16.8
98 14 FF 00 01 00(CR) (Switch on TDX
BUS#2)
9.15 TESTVDU#1 Enter from TEST VDU#1:
DO OPEN14(CR) TEST VDU#1 display
(Appendix A, sec. 4.12a) as specified
in
DO CLOSE14(CR) appendix B, sec.
24.14
(Appendix A, sec. 4.12a)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
9.16 TESTVDU#2 Enter from TEST VDU#2:
DO OPEN14(CR) TEST VDU#2 display
(Appendix
A,
sec.
4.12a) as
specified
in DO
CLOSE14(CR) appendix
B
sec.
24.13
(Appendix A, sec. 4.12b)
9.17 TESTVDU#1/ Quit the TDX1 test by TEST VDUs #1,
#2 dis-
TESTVDU#2 entering from TEST VDU#1 play as shown
in
and TEST VDU#2: QUIT(CR) appendix B sec.
1.4.
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
10.1 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#1.
10.2 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#2.
10.3 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 17.1
A4 15 00(CR)
10.4 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 17.2
A4 15 01(CR)
10.5 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 17.3
A4 15 02(CR)
10.6 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 17.4
A4 15 03(CR)
10.7 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 17.5
A4 15 04(CR)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
10.8 TESTVDU#1 Boot the TDX2 test TEST VDU#1 display
in
program as follows: accordance with
appen-
BA 1025 dix B sec. 7.8
BM 140
BO 630
10.9 TESTVDU#2 Boot the TDX2 test TEST VDU#2 display
in
program as follows: accordance with
appen-
BA 1025 dix B sec. 7.8
BM 140
BO 630
10.10 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 17.6
94 15 FF FF(CR)
10.11 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 17.7
98 15 FF 00 02 00(CR) (Switch on TDX
BUS#1)
10.12 TESTVDU#1 Enter from TEST VDU#1:
DO OPEN15(CR) TEST VDU#1 display
(Appendix A, sec. 4.14a) as specified
in
DO CLOSE15(CR) appendix B sec.
24.15
(Appendix A, sec. 4.14b)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
10.13 TESTVDU#2 Enter from TEST VDU#2:
DO OPEN15(CR) TEST VDU#2 display
(Appendix A, sec. 4.14a) as specified
in
DO CLOSE15(CR) appendix B, sec.
(Appendix A, sec. 4.14b) 24.16
10.14 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#1.
10.15 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#2.
10.16 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 17.8
98 15 FF 00 01 00(CR) (Switch on TDX
BUS#2)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
10.17 TESTVDU#1 Enter from TEST VDU#1:
DO OPEN15(CR) TEST VDU#1 (Appendix
A,
sec.
4.14a) display
as
specified
DO CLOSE15(CR) in appendix B,
sec.
(Appendix A, sec. 4.14b) 24.16
10.18 TESTVDU#2 Enter from TEST VDU#2:
DO OPEN15(CR) TEST VDU#2 display
(Appendix A, sec. 4.14a) as specified
in
DO CLOSE15(CR) appendix B,sec.
24.15
(Appendix A, sec. 4.14b)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
11.1 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#1.
11.2 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#2.
11.3 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 18.1
A4 16 00(CR)
11.4 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 18.2
A4 16 01(CR)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
11.5 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 18.3
A4 16 02(CR)
11.6 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 18.4
A4 16 03(CR)
11.7 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 18.5
A4 16 04(CR)
11.8 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 18.6
94 16 FF FF(CR)
11.9 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 18.7
98 16 FF 00 02 00(CR) (Switch on TDX
BUS#1)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
11.10 TESTVDU#1 Enter from TEST VDU#1:
DO OPEN16(CR) TEST VDU#1 display
(Appendix A, sec. 4.16a) as specified
in appen-
DO CLOSE16(CR) dix B sec. 24.17
(Appendix A, sec. 4.16b)
11.11 TESTVDU#2 Enter from TEST VDU#2:
DO OPEN16(CR)
(Appendix A, sec. 4.16a) TEST VDU#2 display
DO CLOSE16(CR) as specified
in
(Appendix A, sec. 4.16b) appendix B, sec.
24.18.
11.12 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#1.
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
11.13 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#2.
11.14 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 18.8
98 16 FF 00 01 00(CR) (Switch on TDX
BUS#2)
11.15 TESTVDU#1 Enter from TEST VDU#1: DO
OPEN16(CR) TEST
VDU#1
(Appendix A, sec. 4.16a) display as specified
DO CLOSE16(CR) in appendix B,
sec.
(Appendix A, sec. 4.16b) 24.18
11.16 TESTVDU#2 Enter from TEST VDU#2:
DO OPEN16(CR) TEST VDU#2 display
as
(Appendix A, sec. 4.16a) specified in
appendix
DO CLOSE16(CR) B, sec. 24.17.
(Appendix A, sec. 4.16b)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
11.17 Test VDU#1 Quit the TDX2 test by
Test VDU#2 entering from Test VDU#1
and Test VDU#2: QUIT(CR) Test VDU's #1,
#2
display as shown
in
Appendix B, sec.
1.4
11.18 Test VDU#1 Boot the TDX3 test
program as follows:
BA 1025
BM 140
BO 631 Test VDU #1 display
in
accordance with
Appen-
dix B, sec. 7.16
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
11.19 Test VDU#2 Boot the TDX3 test
program as follows:
BA 1025
BM 140
BO 631 Test VDU#2 display
in
accordance with
Appen-
dix B, sec. 7.16.
11.20 Power down TU#9.
Mount a BSM-x and a LTUX-S
in TU#9 pos. 2 and 3 respectively.
Both with address switch set to #19.
Power up TU#9.
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
12.1 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#1.
12.2 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#2.
12.3 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 19.1
A4 19 00(CR)
12.4 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 19.2
A4 19 01(CR)
12.5 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 19.3
A4 19 02(CR)
12.6 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 19.4
A4 19 03(CR)
12.7 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 19.5
A4 19 04(CR)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
12.8 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 19.6
94 19 FF FF(CR)
12.9 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 19.7
98 19 FF 00 02 00(CR) (Switch on TDX
BUS#1)
12.10 TESTVDU#1 Enter from TEST VDU#1:
DO OPEN 19 (CR) TESTVDU#1 display
as
(Appendix A, sec. 4.24a) specified in
appendix
DO CLOSE 19 (CR) B sec. 24.19
(Appendix A, sec. 4.24b)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
12.11 TESTVDU#2 Enter from TEST VDU#2: TEST VDU#2 display
DO OPEN 19 (CR) as specified
in
(Appendix A, sec. 4.24a) appendix B, sec.
DO CLOSE19(CR) 24.20
(Appendix A, sec. 4.24b)
12.12 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#1.
12.13 N/A Depress both …08…CONTROL N/A
SHIFT…08… and …08…CLEAR…08…
on TEST VDU#2.
12.14 OC Enter from the OC: Refer to appendix
B
CCB(CR) sec. 19.8
98 19 FF 00 01 00(CR) (Switch on TDX
BUS#2)
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
T̲E̲S̲T̲ ̲S̲T̲E̲P̲S̲ T̲E̲S̲T̲
̲N̲O̲.̲:̲
̲2̲/̲3̲
F̲U̲N̲C̲T̲I̲O̲N̲:̲ ̲ ̲W̲a̲t̲c̲h̲d̲o̲g̲ ̲P̲r̲o̲c̲e̲s̲s̲o̲r̲ ̲S̲y̲s̲t̲e̲m̲ ̲T̲e̲s̲t̲
S̲R̲S̲ ̲R̲E̲F̲E̲R̲E̲N̲C̲E̲:̲ ̲ ̲N̲/̲A̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Case Test
Step No. Station Action Expected Results
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
12.15 TESTVDU#1 Enter from TEST VDU#1: TEST VDU#1 display
DO OPEN 19 (CR) as specified
in
(Appendix A, sec. 4.24a) appendix B, sec.
DO CLOSE 19 (CR) 24.20
(Appendix A, sec. 4.24b)
12.16 TESTVDU#2 Enter from TEST VDU#2: TEST VDU#1 display
DO OPEN 19 (CR) as specified
in
(Appendix A, sec. 4.24a) appendix B, sec.
DO CLOSE 19 (CR) 24.19
(Appendix A, sec. 4.24b)
12.17 TESTVDU#2 Quit the TDX3 test by TEST VDU#1,#2
TESTVDU#2 entering from TEST display as shown
VDU#1 and TEST VDU#2: in appendix B
sec. 1.4
QUIT
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
Comments:
̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲ ̲
̲ ̲
T̲E̲S̲T̲ ̲W̲I̲T̲N̲E̲S̲S̲E̲S̲
TEST QA QAR
3.2.3.3.4 T̲e̲s̲t̲ ̲T̲e̲r̲m̲i̲n̲a̲t̲i̲o̲n̲
Power Down the system as Follows:
a) Depress "START" push button on Disk Drive
# 2 and wait until he "START" and "READY"
indicators are "OFF".
b) Remove the Disk Pack from Disk Drive #
2, close the lid and push the drive back
in rack B
c) The two scratch Floppy Disks are removed
from the Floppy Disk drive in rack C. Close
the lids.
d) The Power Switch (2) on each Mains Switch
is set to "OFF".
e) The input power switch on each Frequency
Stabilizer is set to "OFF"
f) Power Down all connected Terminals i.e.
VDUs, MSPs, OC, OCR, as applicable.
g) Disconnect the OC from the leftmost V24/V28(L/L)
adaptor in the Adaptor crate of rack C,
and replace this adaptor with the originally
mounted OPTO transceiver.
h) Disconnect TEST VDU#1 from J26 in the V24
FILTER BOX.
i) Disconnect TEST VDU#2 from J27 in the V24
FILTER BOX.
k) Disconnect TESTCABLE#1 from the MIA in
PU#1 and reconnect the originally connected
cable.
l) Disconnect and remove TESTCABLE#1 from
the J1 connector on the leftmost Back Panel
8 in the rear of the Adapter crate. Reconnect
to J1 the originally connected cable.
m) Disconnect TESTCABLE#2 from the MIA in PU#2 and
reconnect the originally connected cable.
n) Disconnect and remove TESTCABLE#2 from the J2 connector
on the leftmost Back Panel 8 in the rear of the
Adapter crate. Reconnect to J2 the originally connected
cable.
o) Disconnect TESTCABLE#3 from both J1 and J2 on the
WCA front panel in the WDP rear crate. Remove TESTCABLE#3
and reconnect to J1 and J2 respectively the originally
connected cables.
p) Interchange the TIA#1 (PU#2-rear crate, slot 15)
TDX connection and the TIA#2 (PU#2-rear crate,
slot 16) TDX connection.
q) Set the host number on the STI (PU#2 front crate,
slot 18) to #02 on switch S1 as follows:
S1,4 : CLOSED
S1,3 : CLOSED
S1,2 : OPEN
S1,1 : CLOSED